VadovÄ—lyje teikiamos žinios apie elementarių ir nelabai sudÄ—tingų skaitmeninių įtaisų sandarÄ…, savybes ir projektavimÄ…, yra įvadas į sudÄ—tingų skaitmeninių įtaisų ir sistemų projektavimÄ… taikant techninÄ—s įrangos aprašymo kalbas. Ä®sisavinÄ™s pateiktas žinias, skaitytojas išsiugdo gebÄ—jimus pritaikyti logikos algebros dÄ—snius įvairios paskirties skaitmeninių įtaisų schemoms sudaryti, išmoksta analizuoti, modeliuoti ir tirti sudarytas schemas bei interpretuoti gautus rezultatus. VadovÄ—lis aprÄ—pia kombinacinių skaitmeninių įtaisų projektavimÄ… loginių elementų ir aukštesnio integravimo laipsnio integrinių grandynų lygiu, sinchroninių trigerinių įtaisų sintezÄ™ ir analizÄ™, taip pat retai teikiamus asinchroninių įtaisų projektavimo pradmenis. VadovÄ—lyje pateikiamas įvadas į sudÄ—tingų skaitmeninių įtaisų ir sistemų projektavimÄ…, taikant techninÄ—s įrangos aprašymo HDL (Hardware Description Language) kalbas. Aptariamas skaitmeninių įtaisų projektavimas bei testavimas fiziniu ir virtualiu lygmenimis, taikant VHDL programavimo kalbÄ… ir FPGA (Field Programmable Gate Array) programuojamas logines matricas. VadovÄ—lis skirtas elektronikos inžinerijos, automatikos, kompiuterių inžinerijos, informatikos inžinerijos ir telekomunikacijų inžinerijos programų bakalauro ir magistro studijoms. Autoriai siekÄ— taip sudaryti vadovÄ—lį, kad jame teikiamÄ… medžiagÄ… galÄ—tų įsisavinti ir savarankiškai besimokantis studentas: kiekvienas skyrius baigiamas svarbiausių teiginių santrauka, kontroliniais klausimais, uždaviniais ir papildomos literatÅ«ros sÄ…rašu, tad vadovÄ—lis tinka ir vientisųjų, ir ištÄ™stinių studijų studentams, taip pat besidomintiems skaitmeninių įtaisų projektavimu mÄ—gÄ—jams ir norintiems atgaivinti ar pagilinti savo žinias profesionalams.